Банк рефератов содержит более 364 тысяч рефератов, курсовых и дипломных работ, шпаргалок и докладов по различным дисциплинам: истории, психологии, экономике, менеджменту, философии, праву, экологии. А также изложения, сочинения по литературе, отчеты по практике, топики по английскому.
Полнотекстовый поиск
Всего работ:
364150
Теги названий
Разделы
Авиация и космонавтика (304)
Административное право (123)
Арбитражный процесс (23)
Архитектура (113)
Астрология (4)
Астрономия (4814)
Банковское дело (5227)
Безопасность жизнедеятельности (2616)
Биографии (3423)
Биология (4214)
Биология и химия (1518)
Биржевое дело (68)
Ботаника и сельское хоз-во (2836)
Бухгалтерский учет и аудит (8269)
Валютные отношения (50)
Ветеринария (50)
Военная кафедра (762)
ГДЗ (2)
География (5275)
Геодезия (30)
Геология (1222)
Геополитика (43)
Государство и право (20403)
Гражданское право и процесс (465)
Делопроизводство (19)
Деньги и кредит (108)
ЕГЭ (173)
Естествознание (96)
Журналистика (899)
ЗНО (54)
Зоология (34)
Издательское дело и полиграфия (476)
Инвестиции (106)
Иностранный язык (62792)
Информатика (3562)
Информатика, программирование (6444)
Исторические личности (2165)
История (21320)
История техники (766)
Кибернетика (64)
Коммуникации и связь (3145)
Компьютерные науки (60)
Косметология (17)
Краеведение и этнография (588)
Краткое содержание произведений (1000)
Криминалистика (106)
Криминология (48)
Криптология (3)
Кулинария (1167)
Культура и искусство (8485)
Культурология (537)
Литература : зарубежная (2044)
Литература и русский язык (11657)
Логика (532)
Логистика (21)
Маркетинг (7985)
Математика (3721)
Медицина, здоровье (10549)
Медицинские науки (88)
Международное публичное право (58)
Международное частное право (36)
Международные отношения (2257)
Менеджмент (12491)
Металлургия (91)
Москвоведение (797)
Музыка (1338)
Муниципальное право (24)
Налоги, налогообложение (214)
Наука и техника (1141)
Начертательная геометрия (3)
Оккультизм и уфология (8)
Остальные рефераты (21697)
Педагогика (7850)
Политология (3801)
Право (682)
Право, юриспруденция (2881)
Предпринимательство (475)
Прикладные науки (1)
Промышленность, производство (7100)
Психология (8694)
психология, педагогика (4121)
Радиоэлектроника (443)
Реклама (952)
Религия и мифология (2967)
Риторика (23)
Сексология (748)
Социология (4876)
Статистика (95)
Страхование (107)
Строительные науки (7)
Строительство (2004)
Схемотехника (15)
Таможенная система (663)
Теория государства и права (240)
Теория организации (39)
Теплотехника (25)
Технология (624)
Товароведение (16)
Транспорт (2652)
Трудовое право (136)
Туризм (90)
Уголовное право и процесс (406)
Управление (95)
Управленческие науки (24)
Физика (3463)
Физкультура и спорт (4482)
Философия (7216)
Финансовые науки (4592)
Финансы (5386)
Фотография (3)
Химия (2244)
Хозяйственное право (23)
Цифровые устройства (29)
Экологическое право (35)
Экология (4517)
Экономика (20645)
Экономико-математическое моделирование (666)
Экономическая география (119)
Экономическая теория (2573)
Этика (889)
Юриспруденция (288)
Языковедение (148)
Языкознание, филология (1140)

Реферат: Синтез цифрового конечного автомата Мили

Название: Синтез цифрового конечного автомата Мили
Раздел: Рефераты по радиоэлектронике
Тип: реферат Добавлен 23:20:51 22 июня 2005 Похожие работы
Просмотров: 92 Комментариев: 2 Оценило: 1 человек Средний балл: 2 Оценка: неизвестно     Скачать

Министерство науки, высшей школы и технической политики Российской Федера­ции.


Новосибирский Государственный

Техниче­ский Университет.

Расчётно-графическая работа по схемотехнике.


Синтез цифрового конечного автомата Мили.


Вариант №3.


Факультет: АВТ.

Кафедра: АСУ.

Группа: А-513.

Студент: Борзов Андрей Николаевич.

Преподаватель: Машуков Юрий Матвеевич.

Дата: 20 мая 1997 года.


Новосибирск – 1997.

Синтез цифрового конечного автомата Мили.


  1. Построение графа конечного автомата.

  2. Для заданного графа составить таблицу переходов и таблицу выходов.

  3. Составляется таблица возбуждения памяти автомата.

  4. Синтезируется комбинационная схема автомата.

  5. Составить полную логическую схему автомата на указанном наборе элементов или базисе.

  6. Составить электрическую схему на выбранном наборе интегральных микросхем.


Вариант №3.


RS - триггер.


Базис LOGO (ЛОГО).


Вершина графа

a1

a2

a3

a4

Сигнал

Zi

Wj

Zi

Wj

Zi

Wj

Zi

Wj

Дуга из вершины

1234

1234

1234

1234

1234

1234

1234

1234

Соответствующие дугам индексы сигналов

0024

0034

2014

2013

0032

0042

0400

0100


1. Построение графа.

Z2W2

a1 a2


Z4W4 Z1W1

Z2W3 Z4W3

Z4W1


Z3W4

a3 a4

Z2W2

Таблицы переходов.

a(t+1)=d[a(t); z(t)]

Сост. вх.

a1

a2

a3

a4

Z1

ѕ

a3

ѕ

ѕ

Z2

a3

a1

a4

ѕ

Z3

ѕ

ѕ

a3

ѕ

Z4

a4

a4

ѕ

a2


W(t)=l[a(t); z(t)]

Сост. вх.

a1

a2

a3

a4

Z1

ѕ

W1

ѕ

ѕ

Z2

W3

W2

W2

ѕ

Z3

ѕ

ѕ

W4

ѕ

Z4

W4

W3

ѕ

W1

2. Определение недостающих входных данных.

Для этого используем

K=4 [ak]

P=4 [Zi]

S=4 [Wj]

Определяем число элементов памяти:

r і log2K = 2

Число разрядов входной шины:

n і log2P = 2

Число разрядов выходной шины:

m і log2S = 2

3. Кодирование автомата.


Внутреннее состояние

Входные шины

Выходные шины

a1=

00

Z1=

00

W1=

00

a2=

01

Z2=

01

W2=

01

a3=

10

Z3=

10

W3=

10

a4=

11

Z4=

11

W4=

11


Q1Q2


x1x2


y1y2

4. С учётом введённых кодов ТП и таблицы выходов будут иметь следующий вид.


Td

x1x2Q1Q2

00

01

10

11

00

ѕ

10

ѕ

ѕ

01

10

00

11

ѕ

10

ѕ

ѕ

10

ѕ

11

11

11

ѕ

01


Tl

x1x2Q1Q2

00

01

10

11

00

ѕ

00

ѕ

ѕ

01

10

01

01

ѕ

10

ѕ

ѕ

11

ѕ

11

11

10

ѕ

00



5. По таблицам выходов составляем уравнения логических функций для выходных сигналов y1 и y2, учитывая, что в каждой клетке левый бит – y1, а правый бит – y2.

; (1)

. (2)

Минимизируем уравнения (1) и (2).



x1x2Q1Q2

00

01

11

10

00

X


X

X

01

1

X

11

1 1

X

10



X

1

x1x2Q1Q2

00

01

11

10

00

X


X

X

01


1
1

11

1

X


X

10



X

1

; .

6. Преобразуем ТП в таблицу возбуждения памяти.


вх. сигн

Q1

0

Q2

0


Q1

0

Q2

1


Q1

1

Q2

0


Q1

1

Q2

1


x1,x2

R1

S1

R2

S2


R1

S1

R2

S2


R1

S1

R2

S2


R1

S1

R2

S2

00






0

1

1

0











01

0

1

0


0

1

0


0

0

1






10











0

0






11

0

1

0

1


0

1

0







1

0

0


7. По таблице возбуждения памяти составляем логические функции сигналов на каждом информационном входе триггера.




8. Минимизируем логические функции сигналов по пункту 7.



x1x2Q1Q2

00

01

11

10

00





01


X



11



1


10






x1x2Q1Q2

00

01

11

10

00


1



01

X

1



11





10




X


x1x2Q1Q2

00

01

11

10

00


1



01

1



X

11

1

1



10




X


x1x2Q1Q2

00

01

11

10

00





01




1

11

1

X

X


10






9. По системе уравнений минимизированных функций входных, выходных сигналов и сигналов возбуждения элементов памяти составляем логическую схему цифрового автомата.




10. Электрическая схема цифрового автомата.


Логические элементы.


К176ЛЕ5 К176ЛА8 К176ЛА7 К176ЛА9











DD1 – К176ЛЕ5

DD2 – К176ЛА8

DD3 – К176ЛА7

DD4 – К176ЛА9

DD5 – К176ТВ1


Реализуем электрическую схему на базе типовой интегральной серии микросхем К176.




8

Министерство науки, высшей школы и технической политики Российской Федерации.


Новосибирский Государственный

Технический Университет.

Расчётно-графическая работа по схемотехнике.


Синтез цифрового конечного автомата Мили.


Вариант №2.


Факультет: АВТ.

Кафедра: АСУ.

Группа: А-513.

Студент: Бойко Константин Анатольевич.

Преподаватель: Машуков Юрий Матвеевич.

Дата: 24 апреля 1997 года.


Новосибирск – 1997.

Синтез цифрового конечного автомата Мили.


  1. Построение графа конечного автомата.

  2. Для заданного графа составить таблицу переходов и таблицу выходов.

  3. Составляется таблица возбуждения памяти автомата.

  4. Синтезируется комбинационная схема автомата.

  5. Составить полную логическую схему автомата на указанном наборе элементов или базисе.

  6. Составить электрическую схему на выбранном наборе интегральных микросхем.


Вариант №2.


RS - триггер.


Базис ИНЕ.


Вершина графа

a1

a2

a3

a4

Сигнал

Zi

Wj

Zi

Wj

Zi

Wj

Zi

Wj

Дуга из вершины

1234

1234

1234

1234

1234

1234

1234

1234

Соответствующие дугам индексы сигналов

1020

4010

0403

0404

4320

4240

2043

3032


1. Построение графа.



Z1W4

Z3W4

a1 a2

Z2W1

Z4W3 Z4W4

Z2W4


a4 a3 Z4W4

Z2W3 Z3W2


Z3W2

Таблицы переходов.

a(t+1)=d[a(t); z(t)]

Сост. вх.

a1

a2

a3

a4

Z1

a1

Z2

a3

a1

a4

Z3

a1

a4

a3

Z4

a3

a3

a2


W(t)=l[a(t); z(t)]

Сост. вх.

a1

a2

a3

a4

Z1

W4

Z2

W1

W4

W3

Z3

W4

W2

W2

Z4

W4

W4

W3


2. Определение недостающих входных данных.

Для этого используем

K=4 [ak]

P=4 [Zi]

S=4 [Wj]

Определяем число элементов памяти:

r і log2K = 2

Число разрядов входной шины:

n і log2P = 2

Число разрядов выходной шины:

m і log2S = 2


3. Кодирование автомата.


Внутреннее состояние

Входные шины

Выходные шины

a1=

00

Z1=

00

W1=

00

a2=

01

Z2=

01

W2=

01

a3=

10

Z3=

10

W3=

10

a4=

11

Z4=

11

W4=

11


Q1Q2


x1x2


y1y2


4. С учётом введённых кодов ТП и таблицы выходов будут иметь следующий вид.


Td

x1x2Q1Q2

00

01

10

11

00

00

01

10

00

11

10

00

11

10

11

10

10

01

Tl

x1x2Q1Q2

00

01

10

11

00

11

01

00

11

10

10

11

01

01

11

11

11

10


5. По таблицам выходов составляем уравнения логических функций для выходных сигналов y1 и y2, учитывая, что в каждой клетке левый бит – y1, а правый бит – y2.


; (1)

. (2)


Минимизируем уравнения (1) и (2).



x1x2Q1Q2

00

01

11

10

00

1

X

X

X

01


X

1

1

11

X

1

1

1

10

X

1




x1x2Q1Q2

00

01

11

10

00

1

X

X

X

01


X


1

11

X

1


1

10

X

1

1

1


; .


6. Преобразуем ТП в таблицу возбуждения памяти .


вх. сигн

Q1

0

Q2

0


Q1

0

Q2

1


Q1

1

Q2

0


Q1

1

Q2

1


x1,x2

R1

S1

R2

S2


R1

S1

R2

S2


R1

S1

R2

S2


R1

S1

R2

S2

00

0

0
















01

0

1

0







1

0

0


0

0

10






0

1

0


0

0

1


0

1

0

11






0

1

1

0


0

0


1

0

0


7. По таблице возбуждения памяти составляем логические функции сигналов на каждом информационном входе триггера.




Минимизируем логические функции сигналов по пункту 7.



x1x2Q1Q2

00

01

11

10

00

X




01




1

11



1


10


X




x1x2Q1Q2

00

01

11

10

00

X




01

X



X

11


1


X

10


1

1



x1x2Q1Q2

00

01

11

10

00





01

1


X


11


1


X

10



X

X


x1x2Q1Q2

00

01

11

10

00





01



X


11



X


10




1


9. По системе уравнений минимизированных функций входных, выходных сигналов и сигналов возбуждения элементов памяти составляем логическую схему цифрового автомата.



10. Электрическая схема цифрового автомата.


Логические элементы.


К176ЛЕ5 К176ЛА8 К176ЛА7 К176ЛА9











DD1 – К176ЛЕ5

DD2 – К176ЛА8

DD3 – К176ЛА7

DD4 – К176ЛА9

DD5 – К176ТВ1


Реализуем электрическую схему на базе типовой интегральной серии микросхем К176.




8

Оценить/Добавить комментарий
Имя
Оценка
Комментарии:
Где скачать еще рефератов? Здесь: letsdoit777.blogspot.com
Евгений22:26:18 18 марта 2016
Кто еще хочет зарабатывать от 9000 рублей в день "Чистых Денег"? Узнайте как: business1777.blogspot.com ! Cпециально для студентов!
13:32:40 24 ноября 2015

Работы, похожие на Реферат: Синтез цифрового конечного автомата Мили

Назад
Меню
Главная
Рефераты
Благодарности
Опрос
Станете ли вы заказывать работу за деньги, если не найдете ее в Интернете?

Да, в любом случае.
Да, но только в случае крайней необходимости.
Возможно, в зависимости от цены.
Нет, напишу его сам.
Нет, забью.



Результаты(151226)
Комментарии (1843)
Copyright © 2005-2016 BestReferat.ru bestreferat@mail.ru       реклама на сайте

Рейтинг@Mail.ru